Logo des Repositoriums
  • English
  • Deutsch
Anmelden
Keine TU-ID? Klicken Sie hier für mehr Informationen.
  1. Startseite
  2. Publikationen
  3. Publikationen der Technischen Universität Darmstadt
  4. Zweitveröffentlichungen (aus DeepGreen)
  5. A Novel Design Flow for a Security-Driven Synthesis of Side-Channel Hardened Cryptographic Modules
 
  • Details
2017
Zweitveröffentlichung
Artikel
Verlagsversion

A Novel Design Flow for a Security-Driven Synthesis of Side-Channel Hardened Cryptographic Modules

File(s)
Download
Hauptpublikation
jlpea-07-00004.pdf
CC BY 4.0 International
Format: Adobe PDF
Size: 625.74 KB
TUDa URI
tuda/6580
URN
urn:nbn:de:tuda-tuprints-165946
DOI
10.26083/tuprints-00016594
Autor:innen
Huss, Sorin
Stein, Oliver
Kurzbeschreibung (Abstract)

Over the last few decades, computer-aided engineering (CAE) tools have been developed and improved in order to ensure a short time-to-market in the chip design business. Up to now, these design tools do not yet support an integrated design strategy for the development of side-channel-resistant hardware implementations. In order to close this gap, a novel framework named AMASIVE (Adaptable Modular Autonomous SIde-Channel Vulnerability Evaluator) was developed. It supports the designer in implementing devices hardened against power attacks by exploiting novel security-driven synthesis methods. The article at hand can be seen as the second of the two contributions that address the AMASIVE framework. While the first one describes how the framework automatically detects vulnerabilities against power attacks, the second one explains how a design can be hardened in an automatic way by means of appropriate countermeasures, which are tailored to the identified weaknesses. In addition to the theoretical introduction of the fundamental concepts, we demonstrate an application to the hardening of a complete hardware implementation of the block cipher PRESENT.

Freie Schlagworte

side-channel analysis...

secure CAE design

Sprache
Englisch
Fachbereich/-gebiet
18 Fachbereich Elektrotechnik und Informationstechnik > Integrierte Schaltungen und Systeme
Forschungs- und xchange Profil
Profilbereiche > Cybersicherheit (CYSEC)
DDC
600 Technik, Medizin, angewandte Wissenschaften > 621.3 Elektrotechnik, Elektronik
Institution
Universitäts- und Landesbibliothek Darmstadt
Ort
Darmstadt
Titel der Zeitschrift / Schriftenreihe
Journal of Low Power Electronics and Applications
Jahrgang der Zeitschrift
7
Heftnummer der Zeitschrift
1
ISSN
2079-9268
Verlag
MDPI
Ort der Erstveröffentlichung
Basel
Publikationsjahr der Erstveröffentlichung
2017
Verlags-DOI
10.3390/jlpea7010004
PPN
516705245
Zusätzliche Infomationen
This article belongs to the Special Issue Hardware Security – Threats and Countermeasures at the Circuit and Logic Levels

  • TUprints Leitlinien
  • Cookie-Einstellungen
  • Impressum
  • Datenschutzbestimmungen
  • Webseitenanalyse
Diese Webseite wird von der Universitäts- und Landesbibliothek Darmstadt (ULB) betrieben.